具有有序读出的大模拟带宽记录仪和数位化器(LABRADOR)ASIC
摘要:三代全定制模拟集成电路的设计是为了低功耗、高速采样超过Nyquist最小的射频瞬变。这些0.25$mu m$的CMOS器件被称为具有有序读出的大型模拟带宽记录仪和数字化器(LABRADOR)ASICs,并最终由9个通道的260个深度采样组成。提供连续采样和共同停止功能。输入模拟带宽约为1GHz,采样速度可调节从0.02到3.7GSa/s。完全并行的内部转换支持12位数字化和在不到50$mu s$内对所有2340个单元进行读出。
作者:G.S. Varner, L.L. Ruckman, J.W. Nam, R.J. Nichol, J. Cao, P.W. Gorham and M. Wilcox
论文ID:physics/0509023
分类:Instrumentation and Detectors
分类简称:physics.ins-det
提交时间:2008-11-26