脉冲加速器的噪声容忍流式实时数据采集框架

摘要:噪声容忍的数据通信结构已经被开发出来,以满足下一代脉冲加速器(如“NLC”)的实时数据采集和控制要求,包括快速反馈环路、机器保护系统、脉冲到脉冲排序和机器实验通信。该结构由嵌入式处理器、块内存和多千兆位串行收发器通过一组点对点光纤物理链路相互连接的“平台”或“系统级芯片”可编程门阵列(FPGA)构成,用于标准网络(如千兆以太网)。基于FPGA的链路硬件将不同优先级的消息段分成连续的固定长度数据单元序列,用高优先级流量的单元中断低优先级消息的单元流。通过将每个单元的近一半内容用于Reed-Solomon前向纠错编码(ECC)数据,提供了高度的噪声容忍性。通过硬件实现逐个单元的接收确认、接收超时和可调整的往返传播延迟后的重传,以及每个优先级的独立反压流量控制,进一步提高了可靠性。

作者:E. J. Siskind

论文ID:physics/0212102

分类:Instrumentation and Detectors

分类简称:physics.ins-det

提交时间:2007-05-23

PDF 下载: 英文版 中文版pdf翻译中