EJ-FAT联合ESnet JLab FPGA加速传输负载均衡器
摘要:提高高数据速率/容量的科学速率,托马斯·杰斐逊国家加速器设施(JLab)与能源科学网络(ESnet)合作,定义了一个具备数据事件感知网络整形和转发能力的数据中心流量整形/定向技术。ESnet JLab FPGA 加速传输(EJFAT)的核心是联合开发一种动态计算工作负载均衡器(LB),用于UDP数据流。LB是一个由可编程逻辑门阵列(FPGA)执行的、具有动态配置、低固定延迟的LB数据平面套件,可在高吞吐量下进行实时数据包重定向,以及运行在FPGA主机计算机上的控制平面,用于监控网络和计算集群的遥测,以进行目标计算主机的动态重定向/负载均衡决策。
作者:Stacey Sheldon, Yatish Kumar, Michael Goodrich, Graham Heyes
论文ID:2303.16351
分类:Networking and Internet Architecture
分类简称:cs.NI
提交时间:2023-03-30