紧凑的Verilog-A ReRAM开关模型
摘要:基于TiOx基原型上进行的实验例程,我们提出了一种基于Verilog-A的ReRAM模型。该模型是基于自定义偏置协议构建的,专门设计用于揭示器件开关速率对a)偏置电压和b)初始电阻状态的依赖关系。我们的模型基于假设,即对于足够低的电压刺激,存在一个稳态开关速率曲面m(R,v)。所提出的模型以紧凑的形式呈现,由一个简单的电压依赖指数函数乘以一个电压和初始电阻状态依赖的二阶多项式表达式组成,使其适用于快速和/或大规模的仿真。
作者:Ioannis Messaris, Alexander Serb, Ali Khiat, Spyridon Nikolaidis, Themistoklis Prodromakis
论文ID:1703.01167
分类:Emerging Technologies
分类简称:cs.ET
提交时间:2017-03-06