某些二进制群基于n位比较器的结构演化,可逆技术实现的n到2n解码器

摘要:可逆逻辑由于其低功耗特性而引起了广泛关注,这是低功耗VLSI电路设计的主要关注点。本文介绍了一种新的4x4可逆门,称为创造性门,利用该门构建了1位、2位、8位、32位和n位组合可逆比较器,并具有较低的可逆参数值。还提出了1位、2位和8位可逆比较器的MOS晶体管实现,并通过适当的宽长比W/L找到功率、延迟和功耗延迟乘积(PDP)。新颖的创造性门具有作为n到2n译码器的能力。将不同的提出的新颖可逆电路设计风格与现有的设计进行了比较。相对结果表明,新颖的可逆门广泛适用,组合可逆比较器在门数量、无用输出和固定输入方面优于现有的设计风格。

作者:Neeraj Kumar Misra, Subodh Wairya and Vinod Kumar Singh

论文ID:1509.04328

分类:Emerging Technologies

分类简称:cs.ET

提交时间:2015-09-16

PDF 下载: 英文版 中文版pdf翻译中