低功耗可逆并行二进制加法器/减法器

摘要:可逆逻辑在低功耗CMOS、量子计算、纳米技术和光学计算等领域应用越来越广泛。当考虑到能源高效计算时,可逆性起着重要作用。本文提出了设计I、设计II和设计III的可逆八位并行二进制加法器/减法器。在这三种设计方法中,与现有设计中只有全减法器相比,完全加法器和减法器在单个单元中实现。通过使用可逆门数量、垃圾输入/输出和量子成本进行性能分析验证。观察到设计III的可逆八位并行二进制加法器/减法器与设计I、设计II和现有设计相比更高效。

作者:H G Rangaraju, U. Venugopal, K N Muralidhara, K B Raja

论文ID:1009.6218

分类:Performance

分类简称:cs.PF

提交时间:2010-10-01

PDF 下载: 英文版 中文版pdf翻译中